Synopsys加速了高性能计算SoC的设计
新思科技(Synopsys)宣布了基于TSMC 5nm工艺技术的业界最广泛的高质量IP产品组合,用于高性能计算系统芯片(SoC)。
该公司在TSMC流程上的DesignWare IP产品组合,包括用于最广泛使用的高速协议的接口IP和基础IP,将有助于加快针对高端云计算,AI加速器,网络和存储应用的SoC的开发。
Synopsys的DesignWare IP和台积电(TSMC)的5nm工艺相结合,旨在使设计人员能够在其设计中实现更具侵略性的性能,功耗和密度要求,同时降低集成风险。
Suk Lee表示:“我们与Synopsys的长期合作使我们能够在最先进的台积电(TSMC)流程上提供DesignWare IP,从而使我们共同的客户能够在包括高性能计算在内的广泛市场中取得许多首过芯片成功。台积电设计基础设施管理部高级总监。“ Synopsys在台积电工艺技术上广泛的DesignWare IP产品组合可帮助设计人员快速将必要的功能集成到他们的设计中,同时受益于我们最先进的代工解决方案5纳米工艺技术的强大功能和性能提升。”
“近二十年来,Synopsys一直处于为台积电每一代工艺技术提供无与伦比的功率,性能和面积的高质量DesignWare IP的最前沿,”该公司IP营销和战略高级副总裁John Koeter说。新思科技“通过为台积电的5nm工艺提供业界最广泛的接口和基础IP产品组合,新思科技将帮助我们共同的客户加快高性能计算SoC新时代的开发。”
台积电针对高性能计算SoC的5nm制程技术的DesignWare接口和Foundation IP计划于2020年第二季度末推出。